|
|
|
|
FGB
offline
VERBANNT 21 Jahre dabei !
AMD T-Bred 1466 MHz @ 2671 MHz 53°C mit 1.675 Volt
|
@xmssimon: Eigentlich sollte ich aus rein pädagogischen Gründen Deine Fragen nicht beantworten, weil ich schon fast alles MEHRMALS gepostet habe, aber hier noch einmal meine Systemkonfiguration und OC-Methode im einzelnen: 1. System: Elitegroup K7S5A Rev. 3.1 2x 256MB APACER Speicher bestückt mit CL2 Chips von Nanya (PC2100) Duron 1400 MHz (MIXHB WPMW 0333) @ AthlonXP 2142MHz (16x133MHz) bei 1,65VCore und 54-55° unter Volllast mit einem Arctic Copper Silent (ohne TC oder Rev. 2) 2. OC-Methode(n): a.) Multiplikator und V-Core: Ich bin nach der PinMod Anleitung für den T-Bred verfahren, da der Applebred eindeutig auf dem Tbred (A ODER B) basiert. Aus Sicherheitsgründen habe ich mich für die Lötmethode auf der Sockelunterseite entschieden. b.) Freischalten des L2Caches: Verbinden der offenen :||: L2 Brücken mit der Tesa/SLL* Methode, d.h ich hab alles außer die Freiräume für die Brücken abgeklebt damit der Lack nicht verschiedene Brücken verbindet (Meltdown-Gefahr) und dann die Lücken mit Lack gefüllt (zwei Vorgänge, erst die erste L2 Brücke, dann die letzte). Danach habe ich die Leitfähigkeit des SLL* mit einem Multimeter getestet um zu schauen ob die vorher getrennten Brücken auch wirklich geschlossen sind. *SLL = Silberleitlack, auch Leitsilber oder schlicht L100 genannt Ich denke dass hat Deine Fragen beantwortet und Deine Faulheit, selbst mal nachzublättern, bestätigt Ich werd jetzt endlich mein Mod auf 1,825VCore und Multi 17 bei 133FSB machen! Bis dann, LG Fabian
|
Beiträge gesamt: 2442 | Durchschnitt: 0 Postings pro Tag Registrierung: Sep. 2003 | Dabei seit: 7781 Tagen | Erstellt: 22:30 am 17. Sep. 2003
|
|
|
|
|
|
|
|
|
|